自动控制网—学习自动控制技术电气自动化技术从这里开始!

AD常用电气设计规则说明与设置(5)

时间:2017-04-27 08:24来源:www.eadianqi.com 编辑:自动控制网
信号完整性分析相关的设计规则 此规则用于信号完整性分析规则设置,共分为13种 设计规则如下: 激励信号Signal Stimulus规则用于设置电路分析的激励信号。 下降沿超调量Overshoot-Falling Edge规则用于设置信号下降

信号完整性分析相关的设计规则 自动控制网www.eadianqi.com版权所有

此规则用于信号完整性分析规则设置,共分为13种 本文来自www.eadianqi.com

本文来自www.eadianqi.com

设计规则如下: 本文来自www.eadianqi.com

激励信号——Signal Stimulus规则用于设置电路分析的激励信号。 自动控制网www.eadianqi.com版权所有

下降沿超调量——Overshoot-Falling Edge规则用于设置信号下降沿超调量。

本文来自www.eadianqi.com

上升沿超调量——Overshoot-Rising Edge规则用于设置信号上升沿超调量。 自动控制网www.eadianqi.com版权所有

下降沿欠调电压——Undershoot-Falling Edge规则用于设置信号下降沿欠调电压的最大值。 自动控制网www.eadianqi.com版权所有

上升沿欠调电压——Undershoot-Rising Edge规则用于设置信号上升沿欠调电压的最大值。 本文来自www.eadianqi.com

阻抗——Impedance规则用于设置电路的最大阻抗和最小阻抗。 本文来自www.eadianqi.com

高电平阈值电压——Signal Top Value规则用于设置高电平信号最小电压。

本文来自www.eadianqi.com

低电平阈值电压——Signal Base Value规则用于设置信号电压基值。 本文来自www.eadianqi.com

上升沿延迟时间——Flight Time-Rising Edge规则用于设置信号上升沿延迟时间。 自动控制网www.eadianqi.com版权所有

下降沿延迟时间——Flight Time-Falling Edge规则用于设置信号下降沿延迟时间。 本文来自www.eadianqi.com

上升延迟时间——Slope-Rising Edge规则用于设置信号从阈值电压上升到高电平的最大延迟时间。

本文来自www.eadianqi.com

下降延迟时间——Slope-Falling Edge规则用于设置信号下降沿从阈值电压下降到低电平的最大延迟时间。 自动控制网www.eadianqi.com版权所有

网络电源——Supply Nets规则用于设置电路板中网络的电压值。 自动控制网www.eadianqi.com版权所有

本文已影响
推荐内容
  • 学习单片机的步骤

    学习单片机的动机不外乎有四种:一是为兴趣爱好而学,二是为专业而学;三是为饭碗而学...

  • 电子产品的装配工艺流程

    电子产品装配的基本工序大致可分为:装配准备;装联;调试;检验;包装;入库或出厂,...

  • JTAG边界扫描测试原理

    在20世纪八十年代,联合测试行动小组(JTAG,Joint Test Action Group)开发了IEEE114...

  • 可编程逻辑器件的选用

    CPLD和FPGA两者的结构不同,编程工艺也不相同,因而决定了它们应用范围的差别,本节主...

  • FPGA的基本结构

    FPGA由-组排列规则、组合灵活的用户可编程门阵列构成,并由可编程的内部连线连接这些...

  • 现代数字系统设计流程

    现代数字系统的设计流程是指利用EDA开发软件和编程工具对可编程逻辑器件进行开发的过...